• 产品功能:整合的通讯功能,内建1组RS-232,2组RS-485通讯端口,均支持MODBUS主/从站模式;新推出DVP32ES2-C:CANopen1Mbps通讯型主机,以及DVP30EX2:模拟/温度混合型主机;DVP-ES2提供16/20/24/32/40/60点I/O主机,满足各种应用;DVP20EX2内置12-bit4AI/2AO,同时可搭配14-bitAIO扩展模块,配合内建PIDAutoTuning功能,提供完整的模拟控制解决方案;DVP30EX2提供模拟/温控整合型控制器,内置16-bit3
  • 产品功能:整合的通讯功能,内建1组RS-232,2组RS-485通讯端口,均支持MODBUS主/从站模式;新推出DVP32ES2-C:CANopen1Mbps通讯型主机,以及DVP30EX2:模拟/温度混合型主机;DVP-ES2提供16/20/24/32/40/60点I/O主机,满足各种应用;DVP20EX2内置12-bit4AI/2AO,同时可搭配14-bitAIO扩展模块,配合内建PIDAutoTuning功能,提供完整的模拟控制解决方案;DVP30EX2提供模拟/温控整合型控制器,内置16-bit3 >>
  • 来源:www.cfs1688.com/Products/tdplcbzxmnhhxzjdvpes.html
  • 一、CPU结构与特点 1.8086/8088 CPU结构框图 ??8086/8088由两个独立的处理部件组成: EU(Execution Unit),BIU(Bus ?? Interface Unit)。 ??EU为执行部件,负责全部指令的执行,向BIU输出数据(操作结果),并对寄存器和标志寄存器进行管理等。 ??BIU为总线接口部件,负责执行所有的"外部总线"周期,为EU取指令或访问数据,提供系统总线控制信号。 ?
  • 一、CPU结构与特点 1.8086/8088 CPU结构框图 ??8086/8088由两个独立的处理部件组成: EU(Execution Unit),BIU(Bus ?? Interface Unit)。 ??EU为执行部件,负责全部指令的执行,向BIU输出数据(操作结果),并对寄存器和标志寄存器进行管理等。 ??BIU为总线接口部件,负责执行所有的"外部总线"周期,为EU取指令或访问数据,提供系统总线控制信号。 ? >>
  • 来源:wjyl.nuaa.edu.cn/kejian/ketang/2/212.htm
  • 1.I2C串行总线概述 I2C总线是PHLIPS公司推出的一种串行总线,是具备多主机系统所需的总线裁决和高低速器件同步功能的高性能串行总线.I2C总线只有两根双向信号线.一根是数据线SDA,另一根是时钟线SCL.   2.I2C总线通过上拉电阻接正电源.当总线空闲时,两根线均为高电平.连到总线上的任一器件输出的低电平,都将使总线的信号变低,即各器件的SD .
  • 1.I2C串行总线概述 I2C总线是PHLIPS公司推出的一种串行总线,是具备多主机系统所需的总线裁决和高低速器件同步功能的高性能串行总线.I2C总线只有两根双向信号线.一根是数据线SDA,另一根是时钟线SCL. 2.I2C总线通过上拉电阻接正电源.当总线空闲时,两根线均为高电平.连到总线上的任一器件输出的低电平,都将使总线的信号变低,即各器件的SD . >>
  • 来源:www.lxway.com/4010804094.htm
  • 基于上述基本原理,将这种移位寄存器结构扩展到整个FFT系统的各级,可以发现各级使用的移位寄存器数量是递减的。现使用一个8点结构来进行说明。 如图3所示,数据由输入l和输入2进入第一级。通过开关进行选通控制。由于是N=8的运算,所以各级分别加入4级、2级和1级的移位寄存器。
  • 基于上述基本原理,将这种移位寄存器结构扩展到整个FFT系统的各级,可以发现各级使用的移位寄存器数量是递减的。现使用一个8点结构来进行说明。 如图3所示,数据由输入l和输入2进入第一级。通过开关进行选通控制。由于是N=8的运算,所以各级分别加入4级、2级和1级的移位寄存器。 >>
  • 来源:xilinx.eetop.cn/viewnews-146
  • 图 15.VST Streaming项目样例主机接口具有一个基于寄存器总线的会话线,用于采集和生成subVI。在逻辑上,此样例将采集和生成分组成为独立的行,以方便阅读 VST Streaming项目样例提供两个主机样例。较简单的一个样例把从VST处采集得到的增多的或者连续的波形数据传输至VST进行生成,。比较高级的样例说明了多个VST的MIMO同步。
  • 图 15.VST Streaming项目样例主机接口具有一个基于寄存器总线的会话线,用于采集和生成subVI。在逻辑上,此样例将采集和生成分组成为独立的行,以方便阅读 VST Streaming项目样例提供两个主机样例。较简单的一个样例把从VST处采集得到的增多的或者连续的波形数据传输至VST进行生成,。比较高级的样例说明了多个VST的MIMO同步。 >>
  • 来源:xilinx.eetrend.com/article/7349
  • 李桂花,赵五元,马进忠,汪荣荣,中国科学院近代物理研究所 关键词:CompactPCI;DMA;实时数据交换;重离子同步加速器;FPGA;HPI 重离子同步加速器结构复杂、设备众多。设备控制器功能多种多样,有时间信号发送及接收、电源数据给定及采集、高频信号给定及采集等。加速器运行时要求所有设备都处于同步工作状态,也就是要求控制数据能够在要求时间内送达设备控制器,同时要求采集数据在规定时间反馈至上层数据处理程序,在此上行和下行数据传输通路上,一个关键环节就是设备控制器与上层数据处理程序之间的实时数据交换。以
  • 李桂花,赵五元,马进忠,汪荣荣,中国科学院近代物理研究所 关键词:CompactPCI;DMA;实时数据交换;重离子同步加速器;FPGA;HPI 重离子同步加速器结构复杂、设备众多。设备控制器功能多种多样,有时间信号发送及接收、电源数据给定及采集、高频信号给定及采集等。加速器运行时要求所有设备都处于同步工作状态,也就是要求控制数据能够在要求时间内送达设备控制器,同时要求采集数据在规定时间反馈至上层数据处理程序,在此上行和下行数据传输通路上,一个关键环节就是设备控制器与上层数据处理程序之间的实时数据交换。以 >>
  • 来源:www.picmg.com.cn/index.php?_m=mod_article&_a=article_content&article_id=1425
  • 模块作用:对控制信息和广播信道进行信道编码,增强鲁棒性。 咬尾卷积码优缺点:克服了码率损失的问题,并且适合迭代译码,但是译码复杂度增加了。 通常卷积码编码器开始工作时都要进行初始化,常常将编码器的所有寄存器单元都进行清零处理。而在编码结束时,还要使用尾比特进行归零的结尾操作(Tailed Termination)。相对于编码比特而言,尾比特增加了编码开销。 TD-LTE系统的卷积码编码器采用了咬尾编码方法,如图1所示,编码器开始工作时要进行特殊的初始化,将输入信息比特的最后m个比特依次输入编码器的寄存器中
  • 模块作用:对控制信息和广播信道进行信道编码,增强鲁棒性。 咬尾卷积码优缺点:克服了码率损失的问题,并且适合迭代译码,但是译码复杂度增加了。 通常卷积码编码器开始工作时都要进行初始化,常常将编码器的所有寄存器单元都进行清零处理。而在编码结束时,还要使用尾比特进行归零的结尾操作(Tailed Termination)。相对于编码比特而言,尾比特增加了编码开销。 TD-LTE系统的卷积码编码器采用了咬尾编码方法,如图1所示,编码器开始工作时要进行特殊的初始化,将输入信息比特的最后m个比特依次输入编码器的寄存器中 >>
  • 来源:www.lxway.com/862511646.htm
  • 当发送移位寄存器6 (TXS6)一启动移位操作,就可以把下一个发送数据写入发送缓冲寄存器6(TXB6)。因此,当发送完一帧数据后,即使在执行INTST6 中断服务时也能够连续发送数据,从而实现高效率的通信速率。此外,当产生发送完成中断时通过读取ASIF6 的第0 位(TXSF6),可以对TXB6 进行两次有效的写操作(2 个字节)而无须等待发送一帧数据的时间。
  • 当发送移位寄存器6 (TXS6)一启动移位操作,就可以把下一个发送数据写入发送缓冲寄存器6(TXB6)。因此,当发送完一帧数据后,即使在执行INTST6 中断服务时也能够连续发送数据,从而实现高效率的通信速率。此外,当产生发送完成中断时通过读取ASIF6 的第0 位(TXSF6),可以对TXB6 进行两次有效的写操作(2 个字节)而无须等待发送一帧数据的时间。 >>
  • 来源:www.originic.hk/Item/Show.asp?m=1&d=1847&p=1
  • PS4主机虽然已被破解,装上Linux系统,还能玩Steam游戏,但都还是初步的,黑客们也都在努力钻研更多好玩的可能性。 最近有一队德国黑客就陷入了苦恼,无法使PS4 GPU获得任何输出显示,也无法处理任何画面,于是他们就在网上到处翻资料。 首先,Linux Radeon显卡驱动源代码被发现没啥帮助,不完整,也不能获得完整画面。 不过互联网之大无奇不有,他们在一个不起眼的网站上发现了AMD Bonarie GPU(HD 7790/R7 260)的寄存器参考,这可是玩转GPU的圣经。 虽然PS4里边使用的A
  • PS4主机虽然已被破解,装上Linux系统,还能玩Steam游戏,但都还是初步的,黑客们也都在努力钻研更多好玩的可能性。 最近有一队德国黑客就陷入了苦恼,无法使PS4 GPU获得任何输出显示,也无法处理任何画面,于是他们就在网上到处翻资料。 首先,Linux Radeon显卡驱动源代码被发现没啥帮助,不完整,也不能获得完整画面。 不过互联网之大无奇不有,他们在一个不起眼的网站上发现了AMD Bonarie GPU(HD 7790/R7 260)的寄存器参考,这可是玩转GPU的圣经。 虽然PS4里边使用的A >>
  • 来源:news.mydrivers.com/1/514/514544.htm
  • 标志寄存器中存放的有条件标志,也有控制标志,它对于处理器的运行和整个过程的控制有着非常重要的作用。条件标志主要包括进位标志、奇偶标志、辅助进位标志、零标志、符号标志、溢出标志等等,控制标志主要有跟踪标志、中断标志、方向标志等等,每个标志都有不同的特色,在实际运用的过程中也能发挥不同的功效。 标志寄存器有一个很大的用处,那就是它能够利用上面的标志来让用户了解此时cpu所处的状态。如果标志是of的话,这就是溢出标志,如果符号的加减运算结果超出了所能运算的范围的话,就是溢出了,而且此时of的值就是固定的,也就是
  • 标志寄存器中存放的有条件标志,也有控制标志,它对于处理器的运行和整个过程的控制有着非常重要的作用。条件标志主要包括进位标志、奇偶标志、辅助进位标志、零标志、符号标志、溢出标志等等,控制标志主要有跟踪标志、中断标志、方向标志等等,每个标志都有不同的特色,在实际运用的过程中也能发挥不同的功效。 标志寄存器有一个很大的用处,那就是它能够利用上面的标志来让用户了解此时cpu所处的状态。如果标志是of的话,这就是溢出标志,如果符号的加减运算结果超出了所能运算的范围的话,就是溢出了,而且此时of的值就是固定的,也就是 >>
  • 来源:news.17house.com/article-45828-1.html
  • 1、时序图 2、控制字 3、寄存器地址与RAM地址 4、代码 时序图  控制字  寄存器与RAM  代码: #include <reg52.h> #include <intrins.h> sbit dm = P2^2; //段码 sbit wm = P2^3; //位码 sbit st = P1^6; //使能(RST) sbit cl = P1^4; //时钟管脚(CLK) sbit da = P1^5; //i/o管脚(数据管脚)(i/o) /*这两个函数就这时钟芯片的精髓*/
  • 1、时序图 2、控制字 3、寄存器地址与RAM地址 4、代码 时序图 控制字 寄存器与RAM 代码: #include <reg52.h> #include <intrins.h> sbit dm = P2^2; //段码 sbit wm = P2^3; //位码 sbit st = P1^6; //使能(RST) sbit cl = P1^4; //时钟管脚(CLK) sbit da = P1^5; //i/o管脚(数据管脚)(i/o) /*这两个函数就这时钟芯片的精髓*/ >>
  • 来源:www.51hei.com/bbs/dpj-30428-1.html
  • 使用DSP28335外部接口控制DAC8728,遇到以下几个问题,希望得到大家宝贵的意见: 1、数据手册上说Offset DAC-A Data Register 和 Offset DAC-B Data Register 的默认值都是0x999A:  但是程序读回来的分别是0x999B 和 0X999A,如下图:   2、DAC Input Data Register 能写入,并且写入后读回来的值与写入的一致,但是DAC输出没有变化。 大家有没有遇到过相似的情况的,希望多多提供宝贵的建议,万分感谢!
  • 使用DSP28335外部接口控制DAC8728,遇到以下几个问题,希望得到大家宝贵的意见: 1、数据手册上说Offset DAC-A Data Register 和 Offset DAC-B Data Register 的默认值都是0x999A: 但是程序读回来的分别是0x999B 和 0X999A,如下图: 2、DAC Input Data Register 能写入,并且写入后读回来的值与写入的一致,但是DAC输出没有变化。 大家有没有遇到过相似的情况的,希望多多提供宝贵的建议,万分感谢! >>
  • 来源:www.deyisupport.com/question_answer/microcontrollers/c2000/f/56/p/82536/210224.aspx
  • 这是一个关于电子科学与技术介绍ppt模板,主要介绍时序逻辑电路的基本概念、时序逻辑电路的一般分析方法、计数器、时序逻辑电路的设计方法。欢迎点击下载哦。 PPT预览   PPT内容 第六章 时序逻辑电路 6.1 时序逻辑电路的基本概念 一、 时序逻辑电路的结构及特点 时序逻辑电路——任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。 时序电路的特点:(1)含有具有记忆元件(最常用的是触发器)。(2)具有反馈通道。 6.
  • 这是一个关于电子科学与技术介绍ppt模板,主要介绍时序逻辑电路的基本概念、时序逻辑电路的一般分析方法、计数器、时序逻辑电路的设计方法。欢迎点击下载哦。 PPT预览 PPT内容 第六章 时序逻辑电路 6.1 时序逻辑电路的基本概念 一、 时序逻辑电路的结构及特点 时序逻辑电路——任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。 时序电路的特点:(1)含有具有记忆元件(最常用的是触发器)。(2)具有反馈通道。 6. >>
  • 来源:www.pptok.com/pptok/20161224131083.html
  • 旧服务已下线,请迁移至 http://api.fanyi.baidu.com,日本购购 Japangogo,日本购购凭借专业的代购经验,为广大朋友提供高效,优质,专业的日本商品代购,雅虎商品代购,乐天商品代购。日本购购帮助客户采购纯正的日本商品,安心的购物环境,不需要客户懂日语也能轻松购日货。 日本购购,日本雅虎代购,日本乐天代购,日本代购,日本安心代购,日本化妆品代购,日本电子代购,日本专业代购,日本团购 日本购购 Japangogo:
  • 旧服务已下线,请迁移至 http://api.fanyi.baidu.com,日本购购 Japangogo,日本购购凭借专业的代购经验,为广大朋友提供高效,优质,专业的日本商品代购,雅虎商品代购,乐天商品代购。日本购购帮助客户采购纯正的日本商品,安心的购物环境,不需要客户懂日语也能轻松购日货。 日本购购,日本雅虎代购,日本乐天代购,日本代购,日本安心代购,日本化妆品代购,日本电子代购,日本专业代购,日本团购 日本购购 Japangogo: >>
  • 来源:japangogo.com/ya.php?ac=V&id=joshin_4974019647715-42-911
  • 移位寄存器 移位寄存器不仅有存放数码而且有 的功能。 下图是由JK触发器组成的四位移位寄存器  下图是由维持阻塞型D触发器组成的四位移位寄存器。它既可并行输入(输入端为,)/串行输出(输出端为),又可串行输入(输入端为D)/串行输出。    下图所示的是应用于加法器中的一种。图中,,,是三个n位的移位寄存器,和是并行输入/串行输出,是串行输入/并行输出。  
  • 移位寄存器 移位寄存器不仅有存放数码而且有 的功能。 下图是由JK触发器组成的四位移位寄存器 下图是由维持阻塞型D触发器组成的四位移位寄存器。它既可并行输入(输入端为,)/串行输出(输出端为),又可串行输入(输入端为D)/串行输出。   下图所示的是应用于加法器中的一种。图中,,,是三个n位的移位寄存器,和是并行输入/串行输出,是串行输入/并行输出。   >>
  • 来源:eelab.sjtu.edu.cn/dg/wlkc/netpages/d22_2_2.htm
  • 本系统采用常见的51单片机作为主控芯片,程序开始对单片机初始化,再对12864液晶初始化和始终芯片ds1302初始化后主控芯片就一直检测卡片传过来的信息并对其解码还原成卡号。并通过按键检测来识别身份和与内部存储的卡号对比来控制继电器的开关模拟门禁系统。通过程序来读取DS1302内部寄存器的数值来显示时间。 本程序是外部电路接收到开卡发回来的曼码与单片机接口相连,单片机检测输入的高低电平的跳变来还原成卡号。具体10跳变解码成1,01跳变解码成0.
  • 本系统采用常见的51单片机作为主控芯片,程序开始对单片机初始化,再对12864液晶初始化和始终芯片ds1302初始化后主控芯片就一直检测卡片传过来的信息并对其解码还原成卡号。并通过按键检测来识别身份和与内部存储的卡号对比来控制继电器的开关模拟门禁系统。通过程序来读取DS1302内部寄存器的数值来显示时间。 本程序是外部电路接收到开卡发回来的曼码与单片机接口相连,单片机检测输入的高低电平的跳变来还原成卡号。具体10跳变解码成1,01跳变解码成0. >>
  • 来源:www.9mcu.com/9mcubbs/forum.php?mod=viewthread&tid=1043948
  • 步进电机内部结构如图1所示:  如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。  图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器
  • 步进电机内部结构如图1所示: 如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。 图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器 >>
  • 来源:www.zxskj.cn/dianzi/zidongkongzhidianlu/1316.html