• 摘要: 介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词: 频率测量 周期测量 FPGA VHDL 状态机 数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的
  • 摘要: 介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词: 频率测量 周期测量 FPGA VHDL 状态机 数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的 >>
  • 来源:www.61ic.com/Technology/embed/200611/8493.html
  • 信号从被测信号输入处输入到波形整形电路后,经过FPGA算法处理,再由数字显示部分输出。在数字显示部分根据不同的档位,可以把相应的单位加入即可,人一档时单位为Hz,二档时为kHz,其余类推。 此外,在硬件电路设计时,应注意FPGA的接口部分,包括电平转换、标准CPU接口等等。比如FPGA器件的I/O电压不能达到TTL电平,则需要添加必要的电平转换芯片,即通常指的Transceiver。又如,驱动LED等功能的需要是经常遇到的,但FPGA器件的驱动能力不一定能够满足需要,因此提供驱动能力也是设计时需要考虑的
  • 信号从被测信号输入处输入到波形整形电路后,经过FPGA算法处理,再由数字显示部分输出。在数字显示部分根据不同的档位,可以把相应的单位加入即可,人一档时单位为Hz,二档时为kHz,其余类推。 此外,在硬件电路设计时,应注意FPGA的接口部分,包括电平转换、标准CPU接口等等。比如FPGA器件的I/O电压不能达到TTL电平,则需要添加必要的电平转换芯片,即通常指的Transceiver。又如,驱动LED等功能的需要是经常遇到的,但FPGA器件的驱动能力不一定能够满足需要,因此提供驱动能力也是设计时需要考虑的 >>
  • 来源:articles.e-works.net.cn/EDA/Article51003_1.htm
  •   如图所示,多谐振荡器由IC1、R1、R2、C1、C2及VT1等组成。R3、VT1、D1等组成恒流充电电路,以保持器其充电的线性。换挡开关S1、S2可使IC1的输出选通脉冲提供1000ms、100ms、10ms和1ms的门脉冲。   IC2与R7、D2、R6等组成输入适配电路,用于接收0.3~0.9V的方波、正弦波或三角波。四2输入与非门IC4用来提供倒相和延时,C5、R10作为微分电路为IC4-b提供微分窄脉冲,并倒向输出。 
  •   如图所示,多谐振荡器由IC1、R1、R2、C1、C2及VT1等组成。R3、VT1、D1等组成恒流充电电路,以保持器其充电的线性。换挡开关S1、S2可使IC1的输出选通脉冲提供1000ms、100ms、10ms和1ms的门脉冲。   IC2与R7、D2、R6等组成输入适配电路,用于接收0.3~0.9V的方波、正弦波或三角波。四2输入与非门IC4用来提供倒相和延时,C5、R10作为微分电路为IC4-b提供微分窄脉冲,并倒向输出。  >>
  • 来源:www.dzsc.com/data/circuit-41494.html
  • 摘要:介绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使系统具有体积小、可靠性高、灵活性强及价格低廉等特点,同时还具有易于升级的特点。 在电子工程,资源勘探,仪器仪表等相关应用中,频率计是工程技术人员必不可少的测量工具。频率测量也是电子测量技术中最基本最常见的测量之一。不少物理量的测量,如转速、振动频率等的测量都涉及
  • 摘要:介绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使系统具有体积小、可靠性高、灵活性强及价格低廉等特点,同时还具有易于升级的特点。 在电子工程,资源勘探,仪器仪表等相关应用中,频率计是工程技术人员必不可少的测量工具。频率测量也是电子测量技术中最基本最常见的测量之一。不少物理量的测量,如转速、振动频率等的测量都涉及 >>
  • 来源:www.bdtic.com/Tech/EDA/013.HTML
  • 唐山学院《EDA技术》课程设计题目系(部)班级姓名学号指导教师2016年月日至月日共周2016年月日1)设计四位十进制的简易数字频率计,对1HZ-10MHZ的方波信号进行测量;(2)测量的方波频率值要在4位数码管上进行显示;(3)根据不同的待测方波信号,频率计分为4个量程进行测量,四个量程分别为乘1,乘10,乘100,乘1000量程。(4)此频率计要设有一个整体复位控制;设计要求:(1)根据任务要求确定状态关系,画出状态转换图;(2)写出设计程序;(3)给出时序仿真结果;(4)最后要有设计总结; 二、设计
  • 唐山学院《EDA技术》课程设计题目系(部)班级姓名学号指导教师2016年月日至月日共周2016年月日1)设计四位十进制的简易数字频率计,对1HZ-10MHZ的方波信号进行测量;(2)测量的方波频率值要在4位数码管上进行显示;(3)根据不同的待测方波信号,频率计分为4个量程进行测量,四个量程分别为乘1,乘10,乘100,乘1000量程。(4)此频率计要设有一个整体复位控制;设计要求:(1)根据任务要求确定状态关系,画出状态转换图;(2)写出设计程序;(3)给出时序仿真结果;(4)最后要有设计总结; 二、设计 >>
  • 来源:max.book118.com/html/2016/1213/71608001.shtm
  • HP4395A电桥 东莞市国通仪器电子有限公司 欧阳美女士:13686125921 1361266456 电话 0769-87934782 传真;0769-87934782 QQ客服:2766510544 公司网址:http://www.g6868.com/ 地址:东莞市塘厦镇林华赛电子市场一楼C336 备注:本公司长期现金收购/回收:网络分析仪、无线综合测试仪、频谱分析仪、视频音频分析仪、蓝牙测试仪、视频图象信号源、LCR测试仪、高低频信号源、示波器、万用表、手机程控电源、直流电源、电子负载、频率计、G
  • HP4395A电桥 东莞市国通仪器电子有限公司 欧阳美女士:13686125921 1361266456 电话 0769-87934782 传真;0769-87934782 QQ客服:2766510544 公司网址:http://www.g6868.com/ 地址:东莞市塘厦镇林华赛电子市场一楼C336 备注:本公司长期现金收购/回收:网络分析仪、无线综合测试仪、频谱分析仪、视频音频分析仪、蓝牙测试仪、视频图象信号源、LCR测试仪、高低频信号源、示波器、万用表、手机程控电源、直流电源、电子负载、频率计、G >>
  • 来源:yiqiyibiao.huangye88.com/xinxi/30457276.html
  • 若在一定时间间隔T内测得这个周期性信号的重复变化次数N,则其频率可表示为f=N/T。其中脉冲形成电路的作用是将被测信号变成脉冲信号,其重复频率等于被测频率fx。时间基准信号发生器提供标准的时间脉冲信号,若其周期为1s,则门控电路的输出信号持续时间亦准确地等于1s。闸门电路由标准秒信号进行控制,当秒信号来到时,闸门开通,被测脉冲信号通过闸门送到计数译码显示电路。秒信号结束时闸门关闭,计数器停止计数。由于计数器计得的脉冲数N是在1秒时间内的累计数,所以被测频率fx=NHz。
  • 若在一定时间间隔T内测得这个周期性信号的重复变化次数N,则其频率可表示为f=N/T。其中脉冲形成电路的作用是将被测信号变成脉冲信号,其重复频率等于被测频率fx。时间基准信号发生器提供标准的时间脉冲信号,若其周期为1s,则门控电路的输出信号持续时间亦准确地等于1s。闸门电路由标准秒信号进行控制,当秒信号来到时,闸门开通,被测脉冲信号通过闸门送到计数译码显示电路。秒信号结束时闸门关闭,计数器停止计数。由于计数器计得的脉冲数N是在1秒时间内的累计数,所以被测频率fx=NHz。 >>
  • 来源:baike.kuyibu.com/view/169817.html
  • 图3-4-2 控制电路原理图 通过分析我们知道控制电路这部分是本实验的最为关键和难搞的模块。其中控制模块里面又有几个小的模块,通过控制选择所要测量的东西。比如频率,周期,脉宽。同时控制电路还要产生74160的清零信号,4511的锁存信号。 15 数字频率计 数字频率计 控制电路。[www.
  • 图3-4-2 控制电路原理图 通过分析我们知道控制电路这部分是本实验的最为关键和难搞的模块。其中控制模块里面又有几个小的模块,通过控制选择所要测量的东西。比如频率,周期,脉宽。同时控制电路还要产生74160的清零信号,4511的锁存信号。 15 数字频率计 数字频率计 控制电路。[www. >>
  • 来源:www.t262.com/read/31949.html
  • 计数器闸门信号由状态机根据具体状态提供。 计数器在待测信号的两个周期内完成计数、控制信号(Low/Over)的传输,第一个周期进行计数(每次计数前将Low/Over置零,使得每次计数溢出只生成一个Over/Low脉冲,此为状态信号的规则,见图),第二个周期进行控制信号传输和计数值的输出,这样计数与控制信号传输分开进行,避免了在计数过程中发生状态转换、闸门信号变化,使系统更稳定。 为使结果稳定显示数据输出需具有锁存功能。 高位无意义零锁存10(超出量程),通过与七段译码电路配合,实现消隐。 状态转移即Low
  • 计数器闸门信号由状态机根据具体状态提供。 计数器在待测信号的两个周期内完成计数、控制信号(Low/Over)的传输,第一个周期进行计数(每次计数前将Low/Over置零,使得每次计数溢出只生成一个Over/Low脉冲,此为状态信号的规则,见图),第二个周期进行控制信号传输和计数值的输出,这样计数与控制信号传输分开进行,避免了在计数过程中发生状态转换、闸门信号变化,使系统更稳定。 为使结果稳定显示数据输出需具有锁存功能。 高位无意义零锁存10(超出量程),通过与七段译码电路配合,实现消隐。 状态转移即Low >>
  • 来源:www.programgo.com/article/3090975220/
  • 简易数字频率计设计 及原理图10分 要求设计一个简易的数字频率计,其信号是给定的比较稳定的脉冲信号。 设计内容: 1、测量信号:方波 、正弦波、三角波; 2姬辅灌恍弑喝鬼桶邯垃、测量频率范围: 1Hz~9999Hz; 3、显示方式:4位十进制数显示; 4、时基电路由 由555构成的多谐振荡器产生(当标准时间的精度要求较高时,应通过晶体振荡器分频获得); 5、当被测信号的频率超出测量范围时,报警。 设计报告书写格式: 1、选题介绍和设计系统实现的功能; 2、系统设计结构框图及原理; 3、采用芯片简
  • 简易数字频率计设计 及原理图10分 要求设计一个简易的数字频率计,其信号是给定的比较稳定的脉冲信号。 设计内容: 1、测量信号:方波 、正弦波、三角波; 2姬辅灌恍弑喝鬼桶邯垃、测量频率范围: 1Hz~9999Hz; 3、显示方式:4位十进制数显示; 4、时基电路由 由555构成的多谐振荡器产生(当标准时间的精度要求较高时,应通过晶体振荡器分频获得); 5、当被测信号的频率超出测量范围时,报警。 设计报告书写格式: 1、选题介绍和设计系统实现的功能; 2、系统设计结构框图及原理; 3、采用芯片简 >>
  • 来源:it.da-quan.net/article.php?id=132958579
  • 方案一:测周期法 测周期法又称为计时法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通过闸门加到计数器,闸门在外信号的一个周期内打开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。 首先把被测信号通过二分频,获得一个高电平时间是一个信号周期T的方波信号;然后一直用一个周期为T1的高频方波信号作为计数脉冲,在一个信号周期T的时间内对T1信号进行计数,在被测信号的一个周期内也存在最大1 的标准信号脉冲误差,被测信号频率越低,误差越小,一般在信号频率较低时
  • 方案一:测周期法 测周期法又称为计时法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通过闸门加到计数器,闸门在外信号的一个周期内打开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。 首先把被测信号通过二分频,获得一个高电平时间是一个信号周期T的方波信号;然后一直用一个周期为T1的高频方波信号作为计数脉冲,在一个信号周期T的时间内对T1信号进行计数,在被测信号的一个周期内也存在最大1 的标准信号脉冲误差,被测信号频率越低,误差越小,一般在信号频率较低时 >>
  • 来源:huangjx.com/post/19.html
  • 方案一:测周期法 测周期法又称为计时法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通过闸门加到计数器,闸门在外信号的一个周期内打开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。 首先把被测信号通过二分频,获得一个高电平时间是一个信号周期T的方波信号;然后一直用一个周期为T1的高频方波信号作为计数脉冲,在一个信号周期T的时间内对T1信号进行计数,在被测信号的一个周期内也存在最大1 的标准信号脉冲误差,被测信号频率越低,误差越小,一般在信号频率较低时
  • 方案一:测周期法 测周期法又称为计时法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通过闸门加到计数器,闸门在外信号的一个周期内打开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。 首先把被测信号通过二分频,获得一个高电平时间是一个信号周期T的方波信号;然后一直用一个周期为T1的高频方波信号作为计数脉冲,在一个信号周期T的时间内对T1信号进行计数,在被测信号的一个周期内也存在最大1 的标准信号脉冲误差,被测信号频率越低,误差越小,一般在信号频率较低时 >>
  • 来源:huangjx.com/post/19.html
  • 3 调试技巧 在调试过程中以各个模块为单位,编好代码后先进性波形图仿真,对各个模块的波形图进行分析,如存在问题及时对代码进行分析修改;若波形图不存在问题再进行整体电路的描述设计。若直接进行整体设计再分析的话,很难判断错误出现的位置,导致设计效率的降低。另外在对计数模块进行波形仿真时,建议先将起初的50000分频适当修改为500分频,并在设置被测信号的频率时也相应的降低频率。若不进行修改,在进行波形仿真时,软件要仿真运算很长时间,同样会降低效率。当对计数模块的波形分析无误后再改回原代码的50000分频既可
  • 3 调试技巧 在调试过程中以各个模块为单位,编好代码后先进性波形图仿真,对各个模块的波形图进行分析,如存在问题及时对代码进行分析修改;若波形图不存在问题再进行整体电路的描述设计。若直接进行整体设计再分析的话,很难判断错误出现的位置,导致设计效率的降低。另外在对计数模块进行波形仿真时,建议先将起初的50000分频适当修改为500分频,并在设置被测信号的频率时也相应的降低频率。若不进行修改,在进行波形仿真时,软件要仿真运算很长时间,同样会降低效率。当对计数模块的波形分析无误后再改回原代码的50000分频既可 >>
  • 来源:www.jyqkw.com/show-96-59892-1.html
  • I/0口数量的影响,AD976和DA669使用其中13位,RAM选HM6264(64k),时钟采用125kHz,PLC选用 EPFl0K10LC84一3。模拟信号通过A/D转换器将信号输入给FPGA,FPGA根据相关指令进行数据存储至RAM或将数据从RAM读出送给 D/A转换器转换成模拟信号输出。  2 系统主要电路 系统中FPGA数据处理模块将A/D输入、RAM数据存储和D/A输出连接在一起,实现信号的传递、存储等控制。输入电路中A/D转换芯片选用AD公司的 AD976,它是16位高速,高精度A/D转换
  • I/0口数量的影响,AD976和DA669使用其中13位,RAM选HM6264(64k),时钟采用125kHz,PLC选用 EPFl0K10LC84一3。模拟信号通过A/D转换器将信号输入给FPGA,FPGA根据相关指令进行数据存储至RAM或将数据从RAM读出送给 D/A转换器转换成模拟信号输出。 2 系统主要电路 系统中FPGA数据处理模块将A/D输入、RAM数据存储和D/A输出连接在一起,实现信号的传递、存储等控制。输入电路中A/D转换芯片选用AD公司的 AD976,它是16位高速,高精度A/D转换 >>
  • 来源:www.ck365.cn/anli/10/46341.html
  • 方案一:测周期法 测周期法又称为计时法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通过闸门加到计数器,闸门在外信号的一个周期内打开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。 首先把被测信号通过二分频,获得一个高电平时间是一个信号周期T的方波信号;然后一直用一个周期为T1的高频方波信号作为计数脉冲,在一个信号周期T的时间内对T1信号进行计数,在被测信号的一个周期内也存在最大1 的标准信号脉冲误差,被测信号频率越低,误差越小,一般在信号频率较低时
  • 方案一:测周期法 测周期法又称为计时法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通过闸门加到计数器,闸门在外信号的一个周期内打开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。 首先把被测信号通过二分频,获得一个高电平时间是一个信号周期T的方波信号;然后一直用一个周期为T1的高频方波信号作为计数脉冲,在一个信号周期T的时间内对T1信号进行计数,在被测信号的一个周期内也存在最大1 的标准信号脉冲误差,被测信号频率越低,误差越小,一般在信号频率较低时 >>
  • 来源:huangjx.com/post/19.html
  • 图1 数字频率计原理框图 工作过程:脉冲发生器输入1Hz的标准信号,经过测频控制信号发生器2分频后产生一个脉宽为1秒的时钟信号,以此作为计数闸门信号。测量时,将被测信号通过信号整形电路,产生同频率的矩形波,输入计数器作为时钟。当计数闸门信号高电平有效时,计数器开始计数,并将计数结果送入锁存器中。设置锁存器的好处是显示的数据稳定,不会由于周期性的清零信号而不断闪烁。最后将锁存的数值译码并在数码管上显示。 2、VHDL的设计实现 2.
  • 图1 数字频率计原理框图 工作过程:脉冲发生器输入1Hz的标准信号,经过测频控制信号发生器2分频后产生一个脉宽为1秒的时钟信号,以此作为计数闸门信号。测量时,将被测信号通过信号整形电路,产生同频率的矩形波,输入计数器作为时钟。当计数闸门信号高电平有效时,计数器开始计数,并将计数结果送入锁存器中。设置锁存器的好处是显示的数据稳定,不会由于周期性的清零信号而不断闪烁。最后将锁存的数值译码并在数码管上显示。 2、VHDL的设计实现 2. >>
  • 来源:articles.e-works.net.cn/eda/article57365.htm
  • 基于AT89S52单片机的数字频率计的设计   在电子领域内,频率是一种最基本的参数,并与其他许多电参量的测量方案和测量结果都有着十分密切的测量精度。因此,频率的测量就显示得尤为重要,测频方法的研究越来越受到重视。频率计作为测量仪器的一种,常称为电子计数器,它的基本功能是测量信号的频率和周期,频率计的应用范围很广,它不仅应用于一般的简单仪器测量,而且还广泛应用于教学、科研、高精度仪器测量、工业控制等其他领域。随着微电子技术和计算机的迅速发展,特别是单片机的出现和发展,使传统的电子测量仪器在原理、功能、耗电
  • 基于AT89S52单片机的数字频率计的设计   在电子领域内,频率是一种最基本的参数,并与其他许多电参量的测量方案和测量结果都有着十分密切的测量精度。因此,频率的测量就显示得尤为重要,测频方法的研究越来越受到重视。频率计作为测量仪器的一种,常称为电子计数器,它的基本功能是测量信号的频率和周期,频率计的应用范围很广,它不仅应用于一般的简单仪器测量,而且还广泛应用于教学、科研、高精度仪器测量、工业控制等其他领域。随着微电子技术和计算机的迅速发展,特别是单片机的出现和发展,使传统的电子测量仪器在原理、功能、耗电 >>
  • 来源:www.ofweek.com/print/PrintNews.do?detailid=28620924