• 1、显示模块 (1)静态显示 静态显示的优点是编程容易,管理简单,亮度较高。但是占用口线资源较多。 (2)动态显示 动态显示就是一位一位地轮流点亮显示器各个位(扫描),对于显示器的每一位来说,每隔一段时间点亮一次。显示器的亮度既与导通电流有关,也与点亮时间和间隔时间的比例有关。调整电流和时间参数,可实现亮度较高较稳定的显示。 扫描显示方式,即在某一时刻,只让某一位的位选线处于选通状态,而其它各位的位选线处于关闭状态,同时,段选线上输出相应位要显示字符的字型码,这样同一时刻,4位LED中只有选通的那一位显示
  • 1、显示模块 (1)静态显示 静态显示的优点是编程容易,管理简单,亮度较高。但是占用口线资源较多。 (2)动态显示 动态显示就是一位一位地轮流点亮显示器各个位(扫描),对于显示器的每一位来说,每隔一段时间点亮一次。显示器的亮度既与导通电流有关,也与点亮时间和间隔时间的比例有关。调整电流和时间参数,可实现亮度较高较稳定的显示。 扫描显示方式,即在某一时刻,只让某一位的位选线处于选通状态,而其它各位的位选线处于关闭状态,同时,段选线上输出相应位要显示字符的字型码,这样同一时刻,4位LED中只有选通的那一位显示 >>
  • 来源:www.avrvi.com/class/dianyadianliu/essay%20summary.htm
  • 1、显示模块 (1)静态显示 静态显示的优点是编程容易,管理简单,亮度较高。但是占用口线资源较多。 (2)动态显示 动态显示就是一位一位地轮流点亮显示器各个位(扫描),对于显示器的每一位来说,每隔一段时间点亮一次。显示器的亮度既与导通电流有关,也与点亮时间和间隔时间的比例有关。调整电流和时间参数,可实现亮度较高较稳定的显示。 扫描显示方式,即在某一时刻,只让某一位的位选线处于选通状态,而其它各位的位选线处于关闭状态,同时,段选线上输出相应位要显示字符的字型码,这样同一时刻,4位LED中只有选通的那一位显示
  • 1、显示模块 (1)静态显示 静态显示的优点是编程容易,管理简单,亮度较高。但是占用口线资源较多。 (2)动态显示 动态显示就是一位一位地轮流点亮显示器各个位(扫描),对于显示器的每一位来说,每隔一段时间点亮一次。显示器的亮度既与导通电流有关,也与点亮时间和间隔时间的比例有关。调整电流和时间参数,可实现亮度较高较稳定的显示。 扫描显示方式,即在某一时刻,只让某一位的位选线处于选通状态,而其它各位的位选线处于关闭状态,同时,段选线上输出相应位要显示字符的字型码,这样同一时刻,4位LED中只有选通的那一位显示 >>
  • 来源:www.avrvi.com/class/dianyadianliu/essay%20summary.htm
  • FPGA内部寄存器的上电初值是什么? 有说是低的,有说是高的, 也有说和器件相关的,还有些人说是不确定. 对于一个系统来讲, 用户并不在意初值是高电平,或者是低电平, 用户真正关心的是寄存器的初值是不是确定可预测的,也就是说每次编译,每次上电的初值是不是一致的。来举个例子,有个客户在调试FPGA设计,在头一个月编译的几百次结果中,一个寄存器的初值一直都是低电平。某一天改了一部分看似不相关的代码之后,这个寄存器的初值从此之后就变成高电平了。这种情况通常会让用户不知所措,非常痛苦。后来在我们的一起努力下,采用
  • FPGA内部寄存器的上电初值是什么? 有说是低的,有说是高的, 也有说和器件相关的,还有些人说是不确定. 对于一个系统来讲, 用户并不在意初值是高电平,或者是低电平, 用户真正关心的是寄存器的初值是不是确定可预测的,也就是说每次编译,每次上电的初值是不是一致的。来举个例子,有个客户在调试FPGA设计,在头一个月编译的几百次结果中,一个寄存器的初值一直都是低电平。某一天改了一部分看似不相关的代码之后,这个寄存器的初值从此之后就变成高电平了。这种情况通常会让用户不知所措,非常痛苦。后来在我们的一起努力下,采用 >>
  • 来源:xilinx.eetrend.com/blog/3299
  • Status bits in the Clock control register (RCC_CR) indicate which clock(s) is (are) ready and which clock is currently used as system clock. 在时钟控制寄存器(RCC_CR)里的状态位指示哪个时钟已经准备好了,哪个时钟目前被用作系统 时钟。 时钟配置寄存器(RCC_CFGR) 这2个寄存器就可以了 你的RCC_CFGR2在是那个手册里的 啊
  • Status bits in the Clock control register (RCC_CR) indicate which clock(s) is (are) ready and which clock is currently used as system clock. 在时钟控制寄存器(RCC_CR)里的状态位指示哪个时钟已经准备好了,哪个时钟目前被用作系统 时钟。 时钟配置寄存器(RCC_CFGR) 这2个寄存器就可以了 你的RCC_CFGR2在是那个手册里的 啊 >>
  • 来源:www.stmcu.org/module/forum/thread-600538-1-1.html
  • 步进电机内部结构如图1所示:  如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。  图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器
  • 步进电机内部结构如图1所示: 如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。 图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器 >>
  • 来源:www.zxskj.cn/dianzi/zidongkongzhidianlu/1316.html
  • 由若干个正沿D触发器构成的一次能存储多位二进制代码的时序逻辑电路,叫寄存器。寄存器用于存储一组二进制数。 缓冲寄存器(buffer)  4位缓冲寄存器 工作原理:设有二进制(4位)数X3X2X1X0要存到缓冲器中。此Buffer 由D Register组成,将X送到Q端,CLK正沿未到Q3Q1不受X3X0影响,保持原状。 CLK到Q_传送给X,由Y输出, 这样将数据装到寄存器中。 弊端:X要送到Q端,只受CLK控制,即只要将X加到D端。CLK一到立即送到Q去,数据被冲掉,不可控。为此增设一个可控的门:L门
  • 由若干个正沿D触发器构成的一次能存储多位二进制代码的时序逻辑电路,叫寄存器。寄存器用于存储一组二进制数。 缓冲寄存器(buffer) 4位缓冲寄存器 工作原理:设有二进制(4位)数X3X2X1X0要存到缓冲器中。此Buffer 由D Register组成,将X送到Q端,CLK正沿未到Q3Q1不受X3X0影响,保持原状。 CLK到Q_传送给X,由Y输出, 这样将数据装到寄存器中。 弊端:X要送到Q端,只受CLK控制,即只要将X加到D端。CLK一到立即送到Q去,数据被冲掉,不可控。为此增设一个可控的门:L门 >>
  • 来源:www.science.globalsino.com/1/1science9355.html
  •   寄存器是用来暂时存放数码的,是由 构成的。一个触发器只能存储1位二进制数,要存放 九位二进制数时,就需用瓦个触发器。按照功能的不同,寄存器可分为数码寄存器和移位寄存器。数码寄 存器具有寄存数码的功能,雨移位寄存器不仅有寄存数码的功能,还有移位的功能。移位寄存器中的数据 可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输 出,还可以并行输人、串行输出,串行输人、并行输出,输人输出方式十分灵活,用途也很广。根据移位 情况不同,移位寄存器分为单向移位寄存器(左移寄存
  •   寄存器是用来暂时存放数码的,是由 构成的。一个触发器只能存储1位二进制数,要存放 九位二进制数时,就需用瓦个触发器。按照功能的不同,寄存器可分为数码寄存器和移位寄存器。数码寄 存器具有寄存数码的功能,雨移位寄存器不仅有寄存数码的功能,还有移位的功能。移位寄存器中的数据 可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输 出,还可以并行输人、串行输出,串行输人、并行输出,输人输出方式十分灵活,用途也很广。根据移位 情况不同,移位寄存器分为单向移位寄存器(左移寄存 >>
  • 来源:www.gdjyw.com/web-shebei/dianqidianlujichu/15784.html
  • 本系统采用常见的51单片机作为主控芯片,程序开始对单片机初始化,再对12864液晶初始化和始终芯片ds1302初始化后主控芯片就一直检测卡片传过来的信息并对其解码还原成卡号。并通过按键检测来识别身份和与内部存储的卡号对比来控制继电器的开关模拟门禁系统。通过程序来读取DS1302内部寄存器的数值来显示时间。 本程序是外部电路接收到开卡发回来的曼码与单片机接口相连,单片机检测输入的高低电平的跳变来还原成卡号。具体10跳变解码成1,01跳变解码成0.
  • 本系统采用常见的51单片机作为主控芯片,程序开始对单片机初始化,再对12864液晶初始化和始终芯片ds1302初始化后主控芯片就一直检测卡片传过来的信息并对其解码还原成卡号。并通过按键检测来识别身份和与内部存储的卡号对比来控制继电器的开关模拟门禁系统。通过程序来读取DS1302内部寄存器的数值来显示时间。 本程序是外部电路接收到开卡发回来的曼码与单片机接口相连,单片机检测输入的高低电平的跳变来还原成卡号。具体10跳变解码成1,01跳变解码成0. >>
  • 来源:www.9mcu.com/9mcubbs/forum.php?mod=viewthread&tid=1043948
  • • 低功耗的闲置和掉电模式 • 片内振荡器和时钟电路 3.1.2 管脚说明 P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8个TTL门电流。当P0口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。 P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被
  • • 低功耗的闲置和掉电模式 • 片内振荡器和时钟电路 3.1.2 管脚说明 P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8个TTL门电流。当P0口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。 P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被 >>
  • 来源:1-fun.com/a/dianzisheji/2016/0730/161.html
  •   Aune X1S是HiFiDIY近期推出的一款外置解码器产品,是Aune X1系列的全面升级换代产品,支持RCA模拟输出、6.3mm耳机输出,以及RCA模拟输入作为耳机放大器使用,支持SPDIF光纤和RCA同轴数字输入解码使用.Aune X1S的USB部分以XMOS xCore系列产品为主控,使用USB时最高支持32bit384kHz和DSD128的数字音频解码能力,同轴和光纤输入支持至24bit192kHz,并支持SPDIF同轴输出.
  •   Aune X1S是HiFiDIY近期推出的一款外置解码器产品,是Aune X1系列的全面升级换代产品,支持RCA模拟输出、6.3mm耳机输出,以及RCA模拟输入作为耳机放大器使用,支持SPDIF光纤和RCA同轴数字输入解码使用.Aune X1S的USB部分以XMOS xCore系列产品为主控,使用USB时最高支持32bit384kHz和DSD128的数字音频解码能力,同轴和光纤输入支持至24bit192kHz,并支持SPDIF同轴输出. >>
  • 来源:www.hifidiy.net/index.php?s=/Home/Article/detail/id/15386.html
  • 从波形图中可以看出,Q0为翻转触发器输出,所以每个CP下降沿翻转一次,是一个二分频电路(也叫除二电路),第二个触发器也是除二电路,第三个触发器事实上也是除二电路,但它要在Q0,Q1同时从1到0时翻转,(比如数字0011到0100,第1,2两位从1变到0,第三位从0到1)。依次类推,第四个触发器为除二电路,但它要在Q0,Q1,Q2同时从1到0时翻转,(从数字0111到1000)。
  • 从波形图中可以看出,Q0为翻转触发器输出,所以每个CP下降沿翻转一次,是一个二分频电路(也叫除二电路),第二个触发器也是除二电路,第三个触发器事实上也是除二电路,但它要在Q0,Q1同时从1到0时翻转,(比如数字0011到0100,第1,2两位从1变到0,第三位从0到1)。依次类推,第四个触发器为除二电路,但它要在Q0,Q1,Q2同时从1到0时翻转,(从数字0111到1000)。 >>
  • 来源:wwww.ahtvu.ah.cn/jxc1/zhykch/5120/kejian/wshdx/6/6.files/main3.htm
  • 4.4.2 移位型计数器 移位寄存器也可以构成计数器,称为移位型计数器。它有两种结构:环形计数器和扭环形计数器。 图 4-4-3 环形计数器和扭环形计数器 4.4.3 串-并变换器及并-串变换器 串-并变换器是把若干位串行二进制编码变成并行二进制编码的电路。并-串变换器则刚刚相反。  图 4-4-4 8位串-并变换器  图 4-4-5 8位并-串变换器 4.
  • 4.4.2 移位型计数器 移位寄存器也可以构成计数器,称为移位型计数器。它有两种结构:环形计数器和扭环形计数器。 图 4-4-3 环形计数器和扭环形计数器 4.4.3 串-并变换器及并-串变换器 串-并变换器是把若干位串行二进制编码变成并行二进制编码的电路。并-串变换器则刚刚相反。 图 4-4-4 8位串-并变换器 图 4-4-5 8位并-串变换器 4. >>
  • 来源:gc.nuaa.edu.cn/digital/kejian/ch4/4-4.htm
  • (255)  贴片/片式开关(15) 轻触开关(47) 自锁开关(6) 微动开关(31) 薄膜/金属弹片开关(1) 直键开关(1) 船形/跷板/波动开关(3) 按钮/按键开关(1) 检测开关(2) 拨动/滑动开关(57) 推推式电源开关(25) DIP/拨码开关(3) (手机)天线开关(1) 舌簧/干簧管(磁控管)开关(10) 侧按开关(1) 触摸/感应开关(1) 霍尔开关(6) 光电开关(8) 定时/时控开关(6) 遥控开关(2) 接近开关(2) 空气开关(14) 倒顺开关(2) 液位/水位/料位开关(
  • (255) 贴片/片式开关(15) 轻触开关(47) 自锁开关(6) 微动开关(31) 薄膜/金属弹片开关(1) 直键开关(1) 船形/跷板/波动开关(3) 按钮/按键开关(1) 检测开关(2) 拨动/滑动开关(57) 推推式电源开关(25) DIP/拨码开关(3) (手机)天线开关(1) 舌簧/干簧管(磁控管)开关(10) 侧按开关(1) 触摸/感应开关(1) 霍尔开关(6) 光电开关(8) 定时/时控开关(6) 遥控开关(2) 接近开关(2) 空气开关(14) 倒顺开关(2) 液位/水位/料位开关( >>
  • 来源:product.dzsc.com/product/infomation/123460/201251211212699.html
  • 其中最低位为1,与Bypass为0,是相对应的。这样,在单板上测试器件时,很容易识别有多少个器件。 根据IEEE1149.1,芯片上电开始,若有IDcode,则IDCODE指令移入指令寄存器,否则BYPASS指令移入指令寄存器。 所以单板测试时,需要识别器件的过程中: 1、TAP直接进入进入Select_DR_Scan状态,然后依次通过Capture_DR,Shift_DR状态。 2、从TDO移位出的数据,如果第一位为0,则表示,器件没有标示寄存器。如果第一位为1,则表示器件有标示寄存器,应该关注紧接着
  • 其中最低位为1,与Bypass为0,是相对应的。这样,在单板上测试器件时,很容易识别有多少个器件。 根据IEEE1149.1,芯片上电开始,若有IDcode,则IDCODE指令移入指令寄存器,否则BYPASS指令移入指令寄存器。 所以单板测试时,需要识别器件的过程中: 1、TAP直接进入进入Select_DR_Scan状态,然后依次通过Capture_DR,Shift_DR状态。 2、从TDO移位出的数据,如果第一位为0,则表示,器件没有标示寄存器。如果第一位为1,则表示器件有标示寄存器,应该关注紧接着 >>
  • 来源:www.cnblogs.com/littleMa/p/5315966.html
  • 有些PAL器件是由数个同一结构类型组成,有的则是由不同类型结构混合组成。 如由8个寄存器型输出结构组成的PAL器件命名为PAL16R8,由8个可编程I/O结构组成的PAL器件则命名为PAL16L8。 (二)PAL16L8的使用 PAL的例题请同学参看图7-35、图7-36和例6。 应用PAL16L8设计组合逻辑电路,主要步骤是将输出和激励写成最简与或表达式,然后确定PAL16L8的引脚和编程。 目前能够支持PAL的编程软件已相当成熟,芯片应用也很普及,但是由于其集成密度不高、编程不够灵活,且只能一次编程
  • 有些PAL器件是由数个同一结构类型组成,有的则是由不同类型结构混合组成。 如由8个寄存器型输出结构组成的PAL器件命名为PAL16R8,由8个可编程I/O结构组成的PAL器件则命名为PAL16L8。 (二)PAL16L8的使用 PAL的例题请同学参看图7-35、图7-36和例6。 应用PAL16L8设计组合逻辑电路,主要步骤是将输出和激励写成最简与或表达式,然后确定PAL16L8的引脚和编程。 目前能够支持PAL的编程软件已相当成熟,芯片应用也很普及,但是由于其集成密度不高、编程不够灵活,且只能一次编程 >>
  • 来源:www.diangon.com/wenku/rd/dianzi/201502/00019404.html
  • 摘要:介绍低功非法收入数据采集系统的USB通信接口设计方法。该设计以超低功耗单片机MSP430F13X为主控制芯片,为主控制芯片,连接Cygnal公司的UART转USB芯片CP2101,实现低功耗数据采集系统的USB接口设计。在IAR Embedded Workbench集成开发环境和VC++环境中,编辑单片机与主机的通信协议。该设计具有超低功耗、高集成度和设计简便等优点,适于便携式电子设备的开发应用。 关键词:超低功耗 MSP430 数据采集 USB接口设计 引言 实现系统运行的最小功耗是现代电子系统的
  • 摘要:介绍低功非法收入数据采集系统的USB通信接口设计方法。该设计以超低功耗单片机MSP430F13X为主控制芯片,为主控制芯片,连接Cygnal公司的UART转USB芯片CP2101,实现低功耗数据采集系统的USB接口设计。在IAR Embedded Workbench集成开发环境和VC++环境中,编辑单片机与主机的通信协议。该设计具有超低功耗、高集成度和设计简便等优点,适于便携式电子设备的开发应用。 关键词:超低功耗 MSP430 数据采集 USB接口设计 引言 实现系统运行的最小功耗是现代电子系统的 >>
  • 来源:www.eeworld.com.cn/designarticles/others/200703/10004.html
  • 1、时序图 2、控制字 3、寄存器地址与RAM地址 4、代码 时序图  控制字  寄存器与RAM  代码: #include <reg52.h> #include <intrins.h> sbit dm = P2^2; //段码 sbit wm = P2^3; //位码 sbit st = P1^6; //使能(RST) sbit cl = P1^4; //时钟管脚(CLK) sbit da = P1^5; //i/o管脚(数据管脚)(i/o) /*这两个函数就这时钟芯片的精髓*/
  • 1、时序图 2、控制字 3、寄存器地址与RAM地址 4、代码 时序图 控制字 寄存器与RAM 代码: #include <reg52.h> #include <intrins.h> sbit dm = P2^2; //段码 sbit wm = P2^3; //位码 sbit st = P1^6; //使能(RST) sbit cl = P1^4; //时钟管脚(CLK) sbit da = P1^5; //i/o管脚(数据管脚)(i/o) /*这两个函数就这时钟芯片的精髓*/ >>
  • 来源:www.51hei.com/bbs/dpj-30428-1.html