• 用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图2)  用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图7)  用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图10)  用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图13)  用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图15)  用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮
  • 用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图2) 用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图7) 用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图10) 用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图13) 用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮且这一亮灯循环(图15) 用移位寄存器设计一个彩灯循环控制电路,共有8只灯,使其7暗一亮 >>
  • 来源:www.tuxi.com.cn/views-146823672670-1468236726703202.html
  • 11.3 伪随机序列 在扩频系统中,信号频谱的扩展是通过扩频码实现的。扩频系统的性能与扩频码的性能有很大关系,对扩频码通常提出下列要求:易于产生;具有随机性;扩频码应该具有尽可能长的周期,使干扰者难以从扩频码的一小段中重建整个码序列;扩频码应该具有双值自相关函数和良好的互相关特性,以利于接收时的捕获和跟踪,以及多用户检测。 从理论上说,用纯随机序列去扩展频谱是最理想的,例如高斯白噪声,但在接收机中为了解扩应当有一个同发送端扩频码同步的副本,因此实际上只能用伪随机或伪噪声序列作为扩频码。伪随机序列具有貌似噪
  • 11.3 伪随机序列 在扩频系统中,信号频谱的扩展是通过扩频码实现的。扩频系统的性能与扩频码的性能有很大关系,对扩频码通常提出下列要求:易于产生;具有随机性;扩频码应该具有尽可能长的周期,使干扰者难以从扩频码的一小段中重建整个码序列;扩频码应该具有双值自相关函数和良好的互相关特性,以利于接收时的捕获和跟踪,以及多用户检测。 从理论上说,用纯随机序列去扩展频谱是最理想的,例如高斯白噪声,但在接收机中为了解扩应当有一个同发送端扩频码同步的副本,因此实际上只能用伪随机或伪噪声序列作为扩频码。伪随机序列具有貌似噪 >>
  • 来源:book.51cto.com/art/200907/138387.htm
  • 简介 1、尺  寸:75mm*53mm 2、两路125MHz超高速10位DAC 3、一路40MHz超高速8位ADC 4、270MHz超高速运放3个 应用 可与FPGA等开发板配合完成许多FPGA与DAC/ADC高速数据采集与信号发生方面的设计。如:  DDS函数信号发生器设计  数字存储示波器设计  软件无线电系统  图像、语言信号处理  高性能数据采集系统  仪器分析  算法验证平台 配套资料  提供几个与FPGA配套完整实例:高速AD采样、DDS信号发生器设计等,有详细的说明和源程序。 销售清单 超
  • 简介 1、尺  寸:75mm*53mm 2、两路125MHz超高速10位DAC 3、一路40MHz超高速8位ADC 4、270MHz超高速运放3个 应用 可与FPGA等开发板配合完成许多FPGA与DAC/ADC高速数据采集与信号发生方面的设计。如: DDS函数信号发生器设计 数字存储示波器设计 软件无线电系统 图像、语言信号处理 高性能数据采集系统 仪器分析 算法验证平台 配套资料 提供几个与FPGA配套完整实例:高速AD采样、DDS信号发生器设计等,有详细的说明和源程序。 销售清单 超 >>
  • 来源:sz.westdz.com/list.asp?ProdId=0033
  • 步进电机内部结构如图1所示:  如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。  图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器
  • 步进电机内部结构如图1所示: 如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。 图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器 >>
  • 来源:www.zxskj.cn/dianzi/zidongkongzhidianlu/1316.html
  • 步进电机内部结构如图1所示:  如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。  图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器
  • 步进电机内部结构如图1所示: 如何能使它转起来呢?一搬有两种方法: 1.单相驱动:一相一相驱动,线圈加高电平顺序是:黄蓝红橙;或是:橙红蓝黄。其中黑白接地。 2.双相驱动:当要求电动机输出大功率时可以两相两相同时驱动,线圈加高电平顺序为:黄+红蓝+橙;或是:橙+蓝红+黄。 了解步进电机的驱动方式后、我想到了用移位寄存器产生移位脉冲来让步进电机动起来。电路如图2。 图2是通过拨码开关控制74LS194使Q0、Q1、Q2、Q3产生上面提过的两种移位脉冲来控制U1(光电耦合器 >>
  • 来源:www.zxskj.cn/dianzi/zidongkongzhidianlu/1316.html
  •   当工作于并行输入/串行输出时(串行输入端D为0),首先清零,使四个触发器的输出全为0。再给寄存指令之前,G3-G0四个与非门的输出全为1。当加上该指令时,并设并行输入的二进制数d3d2d1d0=1011,于是G3,G1,G0输出置1负脉冲,使触发器F3,F1,F0的输出为1,G2和F2的输出未变。这样,就把1011输入寄存器。而后输入移位脉冲C,使d0,d1,d2 ,d3依次(从低位到高位)从 Q
  •   当工作于并行输入/串行输出时(串行输入端D为0),首先清零,使四个触发器的输出全为0。再给寄存指令之前,G3-G0四个与非门的输出全为1。当加上该指令时,并设并行输入的二进制数d3d2d1d0=1011,于是G3,G1,G0输出置1负脉冲,使触发器F3,F1,F0的输出为1,G2和F2的输出未变。这样,就把1011输入寄存器。而后输入移位脉冲C,使d0,d1,d2 ,d3依次(从低位到高位)从 Q >>
  • 来源:www.musen.com.cn/news/15655.html
  • 看到了吧,QuartusII 14.0 不支持定义初始化 这不禁让我想到曾经用modelsim做个一个M序列的工程,M序列数就是用一个reg存起来的,就是在初始化的时候赋值的。 查到度娘上有人提问,遇到和我一样的问题,最后有人提出: 定义赋值要综合器支持—— 说明Q14.0不支持定义时进行赋值初始化,但是modelsim-altera是支持的。 同时,他们都支持reset赋值初始化。所以不建议使用定义赋值初始化的写法。
  • 看到了吧,QuartusII 14.0 不支持定义初始化 这不禁让我想到曾经用modelsim做个一个M序列的工程,M序列数就是用一个reg存起来的,就是在初始化的时候赋值的。 查到度娘上有人提问,遇到和我一样的问题,最后有人提出: 定义赋值要综合器支持—— 说明Q14.0不支持定义时进行赋值初始化,但是modelsim-altera是支持的。 同时,他们都支持reset赋值初始化。所以不建议使用定义赋值初始化的写法。 >>
  • 来源:www.cnblogs.com/sepeng/p/3973163.html
  • 0 引 言 传统的信号源设计常采用模拟分立元件或单片压控函数发生器MAX038,可产生正弦波、方波、三角波,并通过调整外部元件改变输出频率,但由于采用模拟器件。所用元件的分散性太大,即使使用单片函数发生器,也因参数与外部元件有关(外接的电阻电容对参数影响很大),使频率稳定度较差.精度低,抗干扰能力低,成本也高;况且其灵活性较差.而不能实现多种波形以及波形运算输出等功能。 在此,采用直接数字频率合成(DDFS)技术,并使用单片机控制CPLD的方法。由于CPLD具有可编程重置特性,因而可以方便地改变控制方式或
  • 0 引 言 传统的信号源设计常采用模拟分立元件或单片压控函数发生器MAX038,可产生正弦波、方波、三角波,并通过调整外部元件改变输出频率,但由于采用模拟器件。所用元件的分散性太大,即使使用单片函数发生器,也因参数与外部元件有关(外接的电阻电容对参数影响很大),使频率稳定度较差.精度低,抗干扰能力低,成本也高;况且其灵活性较差.而不能实现多种波形以及波形运算输出等功能。 在此,采用直接数字频率合成(DDFS)技术,并使用单片机控制CPLD的方法。由于CPLD具有可编程重置特性,因而可以方便地改变控制方式或 >>
  • 来源:www.embed.cc/HTML/dianzijishu/eda/2018/0805/29956.html
  • 接下来结合CRC-4/GICREN的硬件模型分析CRC的物理现象。假设即将输入CRC-4/GICREN的比特数据为X、当前CRC的运算结果为ABCD以及X ^ A = E(此处的"^"为异或符号),注意:A、B、C、D、E及X均为二进制数,通过上述的硬件模型可得新的CRC运算结果。为便于表达,采用表格形式体现整个运算及变换的过程,如表1-1: 用文字表达上述等效模型为: 1.
  • 接下来结合CRC-4/GICREN的硬件模型分析CRC的物理现象。假设即将输入CRC-4/GICREN的比特数据为X、当前CRC的运算结果为ABCD以及X ^ A = E(此处的"^"为异或符号),注意:A、B、C、D、E及X均为二进制数,通过上述的硬件模型可得新的CRC运算结果。为便于表达,采用表格形式体现整个运算及变换的过程,如表1-1: 用文字表达上述等效模型为: 1. >>
  • 来源:www.51hei.com/bbs/dpj-93053-1.html
  • 从上面的算法可以看出,处理数据的采样时钟对每一个抽头来说都是并行的,并且加法器和移位寄存器采用级联方式,完成了累加器的功能,综合了加法器和移位寄存器的优点,而且这种算法的各级结构相同,方便扩展,实现了任意阶数的滤波器。算法中,真正点用系统资源的是乘法器。如果将系数量化成二进制,就能采用移位寄存器和加法器实现乘法功能。对于一个特定的滤波器,由于它有固定的系数,乘法功能就是一个长数乘法器。下面将讨论乘法器的设计问题。 2 FIR并行滤波器的乘法器设计 在并行滤波器的设计中,每一个乘法器的一端输入数据,另一端为
  • 从上面的算法可以看出,处理数据的采样时钟对每一个抽头来说都是并行的,并且加法器和移位寄存器采用级联方式,完成了累加器的功能,综合了加法器和移位寄存器的优点,而且这种算法的各级结构相同,方便扩展,实现了任意阶数的滤波器。算法中,真正点用系统资源的是乘法器。如果将系数量化成二进制,就能采用移位寄存器和加法器实现乘法功能。对于一个特定的滤波器,由于它有固定的系数,乘法功能就是一个长数乘法器。下面将讨论乘法器的设计问题。 2 FIR并行滤波器的乘法器设计 在并行滤波器的设计中,每一个乘法器的一端输入数据,另一端为 >>
  • 来源:xilinx.eetop.cn/?action-viewnews-itemid-144
  • 移位寄存器 移位寄存器不仅有存放数码而且有 的功能。 下图是由JK触发器组成的四位移位寄存器  下图是由维持阻塞型D触发器组成的四位移位寄存器。它既可并行输入(输入端为,)/串行输出(输出端为),又可串行输入(输入端为D)/串行输出。    下图所示的是应用于加法器中的一种。图中,,,是三个n位的移位寄存器,和是并行输入/串行输出,是串行输入/并行输出。  
  • 移位寄存器 移位寄存器不仅有存放数码而且有 的功能。 下图是由JK触发器组成的四位移位寄存器 下图是由维持阻塞型D触发器组成的四位移位寄存器。它既可并行输入(输入端为,)/串行输出(输出端为),又可串行输入(输入端为D)/串行输出。   下图所示的是应用于加法器中的一种。图中,,,是三个n位的移位寄存器,和是并行输入/串行输出,是串行输入/并行输出。   >>
  • 来源:eelab.sjtu.edu.cn/dg/wlkc/netpages/d22_2_2.htm
  •   用于HCS300编码器的接收子程序(RECEIVE子程序)收集H(2S300发送的最初64个数据位,并将其填充至一个8字节的缓冲器。其中最后两个数据位将被忽略,因为它们不具有对本应用有用的信息。   键盘仿真子程序根据IBMPC/AT键盘协议实现键扫描码的发送。   当CMOS开关将PC连接至键盘时钟线和数据线时,主循环程序将对LED输出线进行连续采样,以检测HCS300是否被激活。   当LED线变为低电平时,CMOS开关被激活以使时钟线和数据线与键盘隔离,RECEIVE子程序将被调用。软件采用最简
  •   用于HCS300编码器的接收子程序(RECEIVE子程序)收集H(2S300发送的最初64个数据位,并将其填充至一个8字节的缓冲器。其中最后两个数据位将被忽略,因为它们不具有对本应用有用的信息。   键盘仿真子程序根据IBMPC/AT键盘协议实现键扫描码的发送。   当CMOS开关将PC连接至键盘时钟线和数据线时,主循环程序将对LED输出线进行连续采样,以检测HCS300是否被激活。   当LED线变为低电平时,CMOS开关被激活以使时钟线和数据线与键盘隔离,RECEIVE子程序将被调用。软件采用最简 >>
  • 来源:www.ednchina.com/ART_52142_15_0_AN_9a14854e.HTM
  • 前段时间做了个迷你电子称跟大家分享一下。 当时设计的时候想着用两节五号干电池让它工作,综合了一下成本,选用了STC15W408AS 20P 做主控,采用74HC595串口驱动数码管做显示。 不得不在这里赞扬一下STC15W408AS这个单片机,个人认为它价格便宜,功能强大,引脚少,更重要的是工作电压是5.
  • 前段时间做了个迷你电子称跟大家分享一下。 当时设计的时候想着用两节五号干电池让它工作,综合了一下成本,选用了STC15W408AS 20P 做主控,采用74HC595串口驱动数码管做显示。 不得不在这里赞扬一下STC15W408AS这个单片机,个人认为它价格便宜,功能强大,引脚少,更重要的是工作电压是5. >>
  • 来源:www.ndiy.cn/forum.php?mod=viewthread&tid=33868&highlight=STC15W
  • 移位寄存器 移位寄存器不仅有存放数码而且有 的功能。 下图是由JK触发器组成的四位移位寄存器  下图是由维持阻塞型D触发器组成的四位移位寄存器。它既可并行输入(输入端为,)/串行输出(输出端为),又可串行输入(输入端为D)/串行输出。    下图所示的是应用于加法器中的一种。图中,,,是三个n位的移位寄存器,和是并行输入/串行输出,是串行输入/并行输出。  
  • 移位寄存器 移位寄存器不仅有存放数码而且有 的功能。 下图是由JK触发器组成的四位移位寄存器 下图是由维持阻塞型D触发器组成的四位移位寄存器。它既可并行输入(输入端为,)/串行输出(输出端为),又可串行输入(输入端为D)/串行输出。   下图所示的是应用于加法器中的一种。图中,,,是三个n位的移位寄存器,和是并行输入/串行输出,是串行输入/并行输出。   >>
  • 来源:eelab.sjtu.edu.cn/dg/wlkc/netpages/d22_2_2.htm
  • (255)  贴片/片式开关(15) 轻触开关(47) 自锁开关(6) 微动开关(31) 薄膜/金属弹片开关(1) 直键开关(1) 船形/跷板/波动开关(3) 按钮/按键开关(1) 检测开关(2) 拨动/滑动开关(57) 推推式电源开关(25) DIP/拨码开关(3) (手机)天线开关(1) 舌簧/干簧管(磁控管)开关(10) 侧按开关(1) 触摸/感应开关(1) 霍尔开关(6) 光电开关(8) 定时/时控开关(6) 遥控开关(2) 接近开关(2) 空气开关(14) 倒顺开关(2) 液位/水位/料位开关(
  • (255) 贴片/片式开关(15) 轻触开关(47) 自锁开关(6) 微动开关(31) 薄膜/金属弹片开关(1) 直键开关(1) 船形/跷板/波动开关(3) 按钮/按键开关(1) 检测开关(2) 拨动/滑动开关(57) 推推式电源开关(25) DIP/拨码开关(3) (手机)天线开关(1) 舌簧/干簧管(磁控管)开关(10) 侧按开关(1) 触摸/感应开关(1) 霍尔开关(6) 光电开关(8) 定时/时控开关(6) 遥控开关(2) 接近开关(2) 空气开关(14) 倒顺开关(2) 液位/水位/料位开关( >>
  • 来源:product.dzsc.com/product/infomation/123460/201251211212699.html
  • 适用于 NXP™ IMX7 系列应用处理器的高效灵活的小尺寸电源参考设计展示了适用于 iMX7 处理器的完整电源解决方案。这个简单的解决方案仅使用 5 个直流/直流转换器和一个序列发生器 IC 即可为 iMX7 供电,是一款具有高成本效益的设计。此 TI 设计支持众多的工业应用以及需要小型、高效和灵活电源解决方案的任何应用。
  • 适用于 NXP™ IMX7 系列应用处理器的高效灵活的小尺寸电源参考设计展示了适用于 iMX7 处理器的完整电源解决方案。这个简单的解决方案仅使用 5 个直流/直流转换器和一个序列发生器 IC 即可为 iMX7 供电,是一款具有高成本效益的设计。此 TI 设计支持众多的工业应用以及需要小型、高效和灵活电源解决方案的任何应用。 >>
  • 来源:www.ti.com.cn/product/cn/docs/productfolder.tsp?genericPartNumber=LM3880&site_preference=NORMAL&mpref=full
  •       图4是倒计时器检测控制电路的简化电路原理图,89C51控制74HC595实现笔段的静态显示控制,三极管TIP41C作为段驱动器。红、绿两色显示切换用89C51 I/O控制,用两个大功率三极管TIP127(加散热片)实现。   74HC595是具有8位移位寄存器、带三态锁存输出的逻辑芯片。输出口具有较强的驱动能力,QA~QH为±35mA,QH′为±25mA。89C51通过I/O控制74HC595实现笔段的静态显示,节省MCU的I/O端口。74HC595管脚
  •      图4是倒计时器检测控制电路的简化电路原理图,89C51控制74HC595实现笔段的静态显示控制,三极管TIP41C作为段驱动器。红、绿两色显示切换用89C51 I/O控制,用两个大功率三极管TIP127(加散热片)实现。   74HC595是具有8位移位寄存器、带三态锁存输出的逻辑芯片。输出口具有较强的驱动能力,QA~QH为±35mA,QH′为±25mA。89C51通过I/O控制74HC595实现笔段的静态显示,节省MCU的I/O端口。74HC595管脚 >>
  • 来源:meng.cecb2b.com/info/20120417/34998_3.html